NEWS & EVENTS

NewsSubscription!

電子時報 09/09/2005

穎想科技 TimeCraft NEC 採用為 90 奈米 STA Signoff 工具

( 記者 張美慧 / 新竹 )

EDA 公司穎想科技宣布 NEC 採用其 TimeCraft 做為 90 奈米設計的 signoff 靜態時序分析工具 。 TimeCraft 被採用的主要原因是在奈米設計中,具有快速的執行速度及先進的分析功能。

Timing analysis 在 90 奈米及以下的製程,正面臨了準確性、即時性、及容量上的重大挑戰。穎想科技特別提昇了 TimeCraft 的功能及 performance 來有效的解決這些奈米設計上所遇到的難題。

穎想和 NEC 合作發展 location-based on-chip-variation 功能,可用來解決在 90 奈米設計中因統計製程變異量所造成的準確性問題。此外, TimeCraft 亦增加了 multi-task 的功能來顯著的加快 multi-corner 及 multi-mode 的分析速度。

NEC 設計工程部總經理 Hiroshi Sakuma 表示, Timing analysis 及 signoff 在奈米設計的即時性、容量及因統計製程變異量引起的準確性面臨了嚴峻的挑戰。 NEC 和穎想密切的合作,並採用 TimeCraft 為一 NEC 的 timing signoff 工具。

穎想科技總經理陳一浩表示, NEC 在選擇 signoff 流程中的 EDA 工具時,有著非常嚴格的標準。穎想的 TimeCraft 能通過 NEC 嚴密的審查過程,而成為其一標準的靜態時序分析及 signoff 工具。

TimeCraft 是一全晶片、閘級靜態時序分析工具。其高度的準確性及豐富的功能可用來分析及 signoff 各式各樣的晶片設計及應用。 TimeCraft 已於市面上展顯出在執行速度及容量上擁有極大的優勢,並有效的降低客戶端的整體時序驗證時間。

 

 
  All Rights Reserved.